本实用新型涉及数字音响重放设备技术领域,具体而言,涉及全异步时钟数字音频解码器。
背景技术:
音频解码器分为纯音频解码器和av影音解码器两类,主要作用分别是把读取的数字音频信息转换成模拟音频信号输出,是把录音时经过编码的多声道音频信息作解码还原。
音频解码器用于数字音响重放设备,数字音响重放设备分为数字播放器和数字模拟信号转换器(数字音频解码器)组成,数字播放器和数学模拟信号转换器中都需要数字时钟才能工作,而且数字模拟信号转换器中的数字时钟的抖晃率直接影响数字音响重放设备的音频质量。
目前现有的数字音响重放设备中,数字模拟信号转换器的时钟有3种方式产生:
第一种方式:数字时钟采自于数字播放器传送来的数字音频信号,从中提取的数字时钟,这种方式简单成本低,但提取的时钟抖晃率高,使整个系统的音质不佳;
第二种方式:da变换器自己产生数字时钟,并把数字时钟通过专用的信号线传送给数字播放器,作为数字播放器的工作时钟,这种方式da变换器的工作时钟由自身产生,都晃率较低,音质极佳,但这种方式电路复杂,成本高,只在专业领域使用;
第三种方式:数字播放器和da变换器各采用各自产生的数字时钟,为处理两个时钟的频率差异,在数字播放器和da变换器之间增加一个数据缓存(缓冲存储器),由高速计算机芯片或复杂的数字电路将数据缓存中的数字音频数据按da变换器的数字时钟传送给da变换器,这种方式,使数字播放器的时钟可以容纳较大的误差,使得数字播放器的类型和品质跟da变换器输出的音质无关,提高了低成本数字音响重放设备的音质。
针对上述第三种方式在使用中仍然有缺陷,由于处理数字信号缓存的计算机芯片或复杂的数字电路本身也需要数字时钟才能工作,要做到理想的音质,数字时钟需和da变换器的时钟同步,但只做到数字音频播放器和缓冲存储器及da变换器的时钟是独立异步的,而缓冲存储器和da变换器的时钟来源同一时钟,没有做到全异步。
技术实现要素:
本实用新型的目的在于提供了全异步时钟数字音频解码器,解决了音频解码器内的缓存处理器和数字模拟信号转换器没有做到全异步的问题。
本实用新型的实施例是这样实现的:
全异步时钟数字音频解码器,包括da变换器,上述da变换器连接有缓冲存储器,上述缓冲存储器连接有接线输入端口,上述da变换器、上述缓冲存储器、上述接线输入端口均连接有独立的时钟源。
在本实用新型的一些实施例中,上述接线输入端口、上述da变换器连接的时钟源均为慢速时钟源。
在本实用新型的一些实施例中,上述缓冲存储器连接的时钟源为高速时钟源。
在本实用新型的一些实施例中,包括第一光电隔离器,上述da变换器与上述缓冲存储器之间通过第一光电隔离器连接,上述da变换器连接有第二光电隔离器。
在本实用新型的一些实施例中,上述缓冲存储器包括相互配合的cpu和存储芯片。
在本实用新型的一些实施例中,上述接线输入端口包括spdif接线口、usb接线口、蓝牙接线口。
在本实用新型的一些实施例中,上述da变换器采用具有数字信号转换为模拟信号的解码芯片。
在本实用新型的一些实施例中,上述da变换器的解码芯片为顶级es9038、中级es9028或者入门级es9018。
在本实用新型的一些实施例中,上述接线输入端口与i2s总线相连。
在本实用新型的一些实施例中,包括指示灯、按键和显示屏。
本实用新型实施例至少具有如下优点或有益效果:
全异步时钟数字音频解码器,包括da变换器,上述da变换器连接有缓冲存储器,上述缓冲存储器连接有接线输入端口,上述da变换器、上述缓冲存储器、上述接线输入端口均连接有独立的时钟源。
本实用新型的原理:da变换器、缓冲存储器、接线输入端口各自设置一个时钟源,在接线输入端口、缓冲存储器、da变换器相互配合工作的时候,da变换器、缓冲存储器、接线输入端口独立异步的工作。本实用新型的设计解决了音频解码器内的缓存处理器和数字模拟信号转换器没有做到全异步的问题。
附图说明
为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本实用新型的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本实用新型实施例全异步时钟数字音频解码器的原理示意图;
图2为图1中接线输入端口的原理图;
图3为图1中缓冲存储器的原理图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本实用新型实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本实用新型的实施例的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本实用新型实施例的描述中,需要说明的是,若出现术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该实用新型产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
此外,若出现术语“水平”、“竖直”、“悬垂”等术语并不表示要求部件绝对水平或悬垂,而是可以稍微倾斜。如“水平”仅仅是指其方向相对“竖直”而言更加水平,并不是表示该结构一定要完全水平,而是可以稍微倾斜。
在本实用新型实施例的描述中,“多个”代表至少2个。
在本实用新型实施例的描述中,还需要说明的是,除非另有明确的规定和限定,若出现术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。
实施例
请参照图1-图3,本实施例提供的全异步时钟数字音频解码器,解决了音频解码器内的缓存处理器和数字模拟信号转换器没有做到全异步的问题。
全异步时钟数字音频解码器,包括da变换器,上述da变换器连接有缓冲存储器,上述缓冲存储器连接有接线输入端口,上述da变换器、上述缓冲存储器、上述接线输入端口均连接有独立的时钟源。
本实用新型的原理:da变换器、缓冲存储器、接线输入端口各自设置一个时钟源,在接线输入端口、缓冲存储器、da变换器相互配合工作的时候,da变换器、缓冲存储器、接线输入端口独立异步的工作。本实用新型的设计解决了音频解码器内的缓存处理器和数字模拟信号转换器没有做到全异步的问题。
在本实用新型的一些实施例中,上述接线输入端口、上述da变换器连接的时钟源均为慢速时钟源。
在上述实施例中,慢速时钟源能产生慢速的时钟,使接线输入端口接收到慢速的时钟,da变换器接收到慢速的时钟,上述接线输入端口接收的慢速时钟与上述da变换器接收到的慢速时钟相近。
在本实用新型的一些实施例中,上述缓冲存储器连接的时钟源为高速时钟源。
在上述实施例中,高速时钟源能产生高速的时钟,使缓冲存储器接收到高速的时钟。
在本实用新型的一些实施例中,包括第一光电隔离器,上述da变换器与上述缓冲存储器之间通过第一光电隔离器连接,上述da变换器连接有第二光电隔离器。
光电隔离器(optoelectronicisolator,英文缩写为oc)亦称光电耦合器、光耦合器,简称光耦。光耦合器以光为媒介传输电信号。它对输入、输出电信号有良好的隔离作用,所以,它在各种电路中都得到了广泛的应用。
光电隔离器主要优点是:信号单向传输,输入端与输出端完全实现了电气隔离,输出信号对输入端无影响,抗干扰能力强,工作稳定,无触点,使用寿命长,传输效率高。
在上述实施例中,第一光电隔离器使da变换器的信号逆向传递到缓冲存储器,da变换器接收的数字时钟用第一光电隔离器传送给缓冲存储器,由于缓冲存储器的时钟频率大大高于da变换器的频率,在一个da变换器的一个时钟周期内,缓冲存储器即可完成复杂的数据处理过程。
将数字音频数据(缓冲存储器内部的音频数据)用第二光电隔离器传送给da变换器,这样缓冲存储器和da变换器各自使用各自的时钟,并且时钟和数据信号都由光电隔离器(第一光电隔离器或第二光电隔离器)进行电隔离,使得da变换器的时钟不受到数字播放器和缓冲存储器由于共用电源和电源地线的干扰,以最简单最快捷的方式将数字时钟信号提供da变换器使用,最大程度的提高了da变换器的数字时钟的品质(较低的抖晃率),使的使用本申请专利技术的数字音响重放设备的音质和数字播放器的品质和类型无关,并排除复杂的数字缓存处理器对数字时钟的干扰,均能获得同样最佳的数字音响重放音质。
在本实用新型的一些实施例中,上述缓冲存储器包括相互配合的cpu和存储芯片。
在上述实施例中,存储芯片能存储压缩信息,cpu作为计算机系统的运算和控制核心,是信息处理、程序运行的最终执行单元,实现高速时钟源与缓冲存储器之间、缓冲存储器与第一光电隔离器之间、缓冲存储器与接线输入端口之间的信息、指令处理。
在本实用新型的一些实施例中,上述接线输入端口包括spdif接线口、usb接线口、蓝牙接线口。
在上述实施例中,spdif接线口是数字音频接口的简称,就传输方式而言,spdif分为输出(spdifout)和输入(spdifin)两种;usb,是英文universalserialbus(通用串行总线)的缩写,是一个外部总线标准,用于规范电脑与外部设备的连接和通讯;蓝牙接线口可用于连接外界电子设备。
在本实用新型的一些实施例中,上述da变换器采用具有数字信号转换为模拟信号的解码芯片。
在上述实施例中,解码芯片对读取的音频文件进行解码,解码后的数据流进行数模转换,对数模转换后的数据进行放大后,传输到扬声器进行播放。
在本实用新型的一些实施例中,上述da变换器的解码芯片为顶级es9038、中级es9028或者入门级es9018。
在上述实施例中,解码芯片为顶级es9038、中级es9028或者入门级es9018,可根据实际使用情况选用不同的解码芯片。本全异步数字音频解码器可以使用所有i2s总线接口的解码芯片,包括最新的es9038,及很老的tda1541等芯片。
在本实用新型的一些实施例中,上述接线输入端口与i2s总线相连。
在上述实施例中,数字音响重放设备包括控制器,控制器的音频输出端通过i2s总线与本实用新型的接线输入端口相连。
在本实用新型的一些实施例中,包括指示灯、按键和显示屏。
在上述实施例中,显示屏为液晶显示屏,显示屏显示当前的按键状态和卡中的音频文件信息,通过键盘可以实现人机交互。
指示灯为提示灯,在da变换器内的信号传输到第一光电隔离器,第一光电隔离器接收信号后传输到缓冲存储器内,实现da变换器的信号逆向传输到缓冲存储器内,在da变换器向缓冲存储器内信号传递的一个周期内,指示灯发生闪烁。
综上,本实用新型提供了全异步时钟数字音频解码器,其至少具有以下有益效果:
本实用新型的原理:da变换器、缓冲存储器、接线输入端口各自设置一个时钟源,在接线输入端口、缓冲存储器、da变换器相互配合工作的时候,da变换器、缓冲存储器、接线输入端口独立异步的工作。本实用新型的设计解决了音频解码器内的缓存处理器和数字模拟信号转换器没有做到全异步的问题。
以上仅为本实用新型的优选实施例而已,并不用于限制本实用新型,对于本领域的技术人员来说,本实用新型可以有各种更改和变化。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
1.全异步时钟数字音频解码器,其特征在于,包括da变换器,所述da变换器连接有缓冲存储器,所述缓冲存储器连接有接线输入端口,所述da变换器、所述缓冲存储器、所述接线输入端口均连接有独立的时钟源。
2.根据权利要求1所述的全异步时钟数字音频解码器,其特征在于,所述接线输入端口、所述da变换器连接的时钟源均为慢速时钟源。
3.根据权利要求2所述的全异步时钟数字音频解码器,其特征在于,所述缓冲存储器连接的时钟源为高速时钟源。
4.根据权利要求3所述的全异步时钟数字音频解码器,其特征在于,包括第一光电隔离器,所述da变换器与所述缓冲存储器之间通过第一光电隔离器连接,所述da变换器连接有第二光电隔离器。
5.根据权利要求1所述的全异步时钟数字音频解码器,其特征在于,所述缓冲存储器包括相互配合的cpu和存储芯片。
6.根据权利要求1所述的全异步时钟数字音频解码器,其特征在于,所述接线输入端口包括spdif接线口、usb接线口、蓝牙接线口。
7.根据权利要求1所述的全异步时钟数字音频解码器,其特征在于,所述da变换器采用具有数字信号转换为模拟信号的解码芯片。
8.根据权利要求7所述的全异步时钟数字音频解码器,其特征在于,所述da变换器的解码芯片为顶级es9038、中级es9028或者入门级es9018。
9.根据权利要求1所述的全异步时钟数字音频解码器,其特征在于,所述接线输入端口与i2s总线相连。
10.根据权利要求1所述的全异步时钟数字音频解码器,其特征在于,包括指示灯、按键和显示屏。
技术总结