本发明属于转向架检测技术领域,具体地说,涉及一种转向架实时传感器智能检测电气控制系统。
背景技术:
转向架是列车上最为重要的部件之一,转向架能够放大制动缸所产生的制动力,加强列车的制动效果。同时,转向架还具有良好的减振特性,能够缓和列车和轨道之间的相互作用,减小列车运行时的振动,提高列车运行平稳性和安全性。
在转向架的生产过程中,对转向架实时传感器指标测试是一项繁琐枯燥但又十分关键的工作。目前主要测试方法有以下两种:第一种方法是人工测试,技术人员使用标准设备(万用表)对转向架传感器的各项参数进行手动测量,这种方法需要耗费大量的人力,测试效率非常低;第二种方法是采用自动化的线束测试仪,可实现快速多路测试。
上述两种方法中,测试回路电流控制只能靠选用的仪器本身激励源保护策略,一旦测试回路发生意外情况,没有回路电流监测与主动保护措施,容易烧损测试产品,存在一定的安全隐患。
有鉴于此特提出本发明。
技术实现要素:
本发明要解决的技术问题在于克服现有技术的不足,提供一种转向架实时传感器智能检测电气控制系统。
为解决上述技术问题,本发明采用技术方案的基本构思是:
一种列车转向架实时传感器智能检测电气控制系统,包括cpu主控电路、电流检测比较电路和电流切换电路,所述电流检测比较电路包括:
隔离放大器u7,所述隔离放大器u7的inp引脚和inn引脚与电容c5的两端连接,电阻r69、电阻r77和电阻r70组成的串联支路与所述电容c5并联,所述隔离放大器u7的gnd2引脚连接至参考地;
第一运算放大器u9,所述第一运算放大器u9的同相输入端经电阻r71耦接至所述隔离放大器u7的outp引脚,所述第一运算放大器u9的反相输入端经电阻r72耦接至所述隔离放大器u7的outn引脚,所述第一运算放大器u9的输出端经电阻r75耦接至电容c11的第一端,所述电容c11的第一端连接至所述cpu主控电路的ad采集端口,所述电容c11的第二端连接至参考地;
第二运算放大器u11,所述第二运算放大器u11的反相输入端与输出端连接,所述第二运算放大器的输出端经电阻r73耦接至所述第一运算放大器u9的同相输入端,所述电容c6与电阻r73并联;
比较器u15-a,所述比较器u15-a的反相输入端连接至所述电容c11的第一端,所述比较器u15-a的输出端与电阻r78的第一端连接,所述电阻r78的第二端连接至第一电源。
优选的,所述电流检测比较电路还包括电源模块u14,所述电源模块u14的vin引脚经电容c1耦接至所述电源模块u14的gnd引脚,所述电源模块u14的vin引脚连接至第二电源,所述电源模块u14的gnd引脚连接至参考地,所述电源模块u14的 vo引脚连接至电解电容c3正极,所述电源模块u14的ov引脚连接至所述电解电容c3负极,所述电解电容c3正极连接至所述隔离放大器u7的vdd1引脚,所述电解电容c3负极连接至所述隔离放大器u7的gnd1引脚,所述电解电容c3与电容c2和电容c4并联。
优选的,所述电流检测比较电路还包括第一电压基准芯片u13,所述第一电压基准芯片u13的in引脚连接至第三电源,所述第一电压基准芯片u13的in引脚经电容c31耦接至所述第一电压基准芯片u13的gnd引脚,所述第一电压基准芯片u13的out引脚经电阻r76耦接至电容c12的第一端,电容c12的第一端连接至所述第二运算放大器u11的同相输入端,电容c12的第二端连接至参考地,所述第一电压基准芯片u13的gnd引脚连接至参考地。
优选的,所述第一运算放大器u9的反相输入端经电阻r74耦接至所述第一运算放大器的输出端,所述电阻r74与电容c7并联。
优选的,所述隔离放大器u7的vdd2引脚连接至电容c32的第一端,所述电容c32与电容c33并联,所述电容c32的第一端连接至第四电源,所述电容c32的第二端连接至参考地。
优选的,所述电流检测比较电路还包括第二电压基准芯片u2,所述第二电压基准芯片u2的in引脚连接至电容c34的第一端,电容c34的第一端连接至第五电源,电容c34的第二端连接至参考地,所述第二电压基准芯片u2的gnd引脚连接至参考地,所述第二电压基准芯片u2的out引脚连接至电容c35的第一端,电容c35的第一端连接至所述比较器u15-a的同相输入端,电容c35的第二端连接至参考地。
优选的,所述cpu主控电路包括处理器芯片u1、第一晶体振荡器x1、第二晶体振荡器x2,所述处理器芯片u1的引脚23连接至所述电流检测比较电路中的比较器u15-a的反相输入端,所述第一晶体振荡器x1的两端与所述处理器芯片u1的引脚12和所述处理器芯片u1的引脚13连接,所述第二晶体振荡器x2的两端与所述处理器芯片u1的引脚8和所述处理器芯片u1的引脚9连接,电容c24和电容c25组成的串联支路与所述晶体振荡器x1并联,电容c20和电容c21组成的串联支路与所述晶体振荡器x2并联,所述电容c25和所述电容c20连接,所述电容c21连接至参考地。
优选的,所述cpu主控电路包括跳线开关sw3,所述跳线开关的第一端连接至第六电源,所述跳线开关的第二端与所述处理器芯片u1连接,所述跳线开关的第二端经电阻耦接至参考地。
优选的,所述电流切换电路包括八路达林顿管芯片u6,所述八路达林顿管芯片u6与所述cpu主控电路中的处理器芯片连接,所述八路达林顿管芯片u6的引脚8经电阻ra7耦接至第七电源;
所述八路达林顿管芯片u6的引脚10和所述八路达林顿管芯片u6的引脚11之间连接有多个并联的继电器支路,所述继电器支路包括继电器ka1、二极管da1、发光二极管dal1、电阻ra1、熔断器f4,所述继电器ka1的引脚4连接至所述继电器ka1的引脚9,所述继电器ka1的引脚5和所述继电器ka1的引脚8连接至所述熔断器f4的第一端,所述熔断器f4的第二端连接至电连接器,所述发光二极管dal1与所述电阻ra1组成的串联回路与所述二极管da1并联接入所述继电器ka1的引脚1和所述继电器ka1的引脚12,所述继电器ka1的引脚1连接至第八电源。
优选的,所述电流切换电路还包括继电器ka8、二极管da8、发光二极管dal8、电阻ra8,所述继电器ka8的引脚4连接至所述继电器ka8的引脚9,所述继电器ka8的引脚5和所述继电器ka8的引脚8连接至所述电连接器,所述发光二极管dal8与所述电阻ra8组成的串联回路与所述二极管da8并联接入所述继电器ka8的引脚1和所述继电器ka8的引脚12,所述继电器ka8的引脚1连接至所述八路达林顿管芯片u6的引脚10,所述继电器ka8的引脚12连接至所述八路达林顿管芯片u6的引脚11。
采用上述技术方案后,本发明与现有技术相比具有以下有益效果:
本发明采用回路电流检测与主动回路控制的技术手段,能够实时检测测试回路的电流值,当测试回路的电流值达到设定的预警值时,通过cpu主控电路切断测试回路,从而克服了测试回路因意外情况产生大电流烧损测试产品的问题,进而达到了测试系统安全可控的效果,保障了转向架实时传感器测试过程的安全性,提高了测试效率。
下面结合附图对本发明的具体实施方式作进一步详细的描述。
附图说明
附图作为本发明的一部分,用来提供对本发明的进一步的理解,本发明的示意性实施例及其说明用于解释本发明,但不构成对本发明的不当限定。显然,下面描述中的附图仅仅是一些实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。在附图中:
图1是本发明转向架实时传感器智能检测控制系统流程图;
图2是本发明cpu主控电路的电气原理图;
图3是本发明以太网phy电路的电气原理图;
图4是本发明电流检测比较电路的电气原理图;
图5是本发明电源电路的电气原理图;
图6是本发明电流切换电路的电气原理图。
需要说明的是,这些附图和文字描述并不旨在以任何方式限制本发明的构思范围,而是通过参考特定实施例为本领域技术人员说明本发明的概念。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对实施例中的技术方案进行清楚、完整地描述,以下实施例用于说明本发明,但不用来限制本发明的范围。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
如图1所示,本发明实施例中介绍了一种转向架实时传感器智能检测电气控制系统,包括cpu主控电路、电流检测比较电路、电流切换电路。外围标准测试仪在测量回路电阻时,会输出激励电压信号,该信号首先通过电流检测比较电路,然后经电流切换电路输出给被测传感器进行阻值测量。在测量过程中,电流检测比较电路将实时采集测试回路的电流值,并将电流值实时传递给cpu主控电路,cpu主控电路根据用户预先设定的判断门限对回路通断进行控制,如果电流检测比较电路采集到的电流值达到预先设定的门限值,将断开测试回路并给出警报信号,从而克服了测试回路因意外情况产生大电流烧损测试产品的问题,进而达到了测试系统安全可控的效果。
在本发明的一个实施例中,包括cpu主控电路、以太网phy电路、电流检测比较电路、电源电路、电流切换电路。
如图2所示,本发明实施例中cpu主控电路包括stm32f207处理器芯片u1、第一晶体振荡器x1、第二晶体振荡器x2、三基色led灯l4、跳线开关sw3。stm32f207处理器芯片u1的引脚6、引脚11、引脚19、引脚28、引脚50、引脚75、引脚100、引脚22均和电阻r17的第一端连接,并接 3.3v电源,stm32f207处理器芯片u1的引脚21连接至电阻r17的第二端。stm32f207处理器芯片u1的引脚73经电容c22耦接至参考地,stm32f207处理器芯片u1的引脚49经电容c23耦接至参考地。stm32f207处理器芯片u1的引脚46接电阻r23的第一端、电容c8的第一端和sw1-b开关的第一端,sw1-b开关的第二端与电容c8的第二端相接并接地,电阻r23的第二端接 3.3v电源。
stm32f207处理器芯片u1的引脚55、引脚56、引脚57、引脚58、引脚59、引脚60、引脚61、引脚62脚分别接电阻r29的第一端、电阻r31的第一端、电阻r32的第一端、电阻r33的第一端、电阻r34的第一端、电阻r36的第一端、电阻r37的第一端、电阻r38的第一端和跳线开关sw3的引脚16、引脚15、引脚14、引脚13、引脚12、引脚11、引脚10、引脚9,跳线开关sw3的引脚1、引脚2、引脚3、引脚4、引脚5、引脚6、引脚7、引脚8均接 3.3v电源,电阻r29的第二端、电阻r31的第二端、电阻r32的第二端、电阻r33的第二端、电阻r34的第二端、电阻r36的第二端、电阻r37的第二端、电阻r38的第二端均接地。
stm32f207处理器芯片u1的引脚67接电阻r214的第一端,电阻r214的第二端与stm32f207处理器芯片u1的引脚24连接。stm32f207处理器芯片u1的引脚68、引脚69分别接电连接器j10的引脚2和引脚3,电连接器j10的引脚1连接至 3.3v电源,电连接器j10的引脚4接地。
stm32f207处理器芯片u1的引脚70、引脚71分别接电阻r18的第一端和电阻r19的第一端,电阻r18的第二端、电阻r19的第二端分别与三基色led灯的引脚6和引脚4连接。三基色led灯l4的引脚1、引脚3、引脚5接 3.3v电源和电容c26的第一端、电容c27的第一端、电容c28的第一端、电容c29的第一端和电解电容c30的正极,电容c26的第二端、电容c27的第二端、电容c28的第二端、电容c29的第二端和电解电容c30的负极均接地,三基色led灯l4的2脚接电阻r11的第一端,电阻r11的第二端接地。
stm32f207处理器芯片u1的引脚72、引脚76、引脚77、引脚90、引脚89分别接电连接器j11的引脚2、引脚3、引脚4、引脚5、引脚6,电连接器的引脚1接 3.3v电源,电连接器的引脚7接地。
stm32f207处理器芯片u1的引脚8接电容c21的第一端和第二晶体振荡器x2的第一端,stm32f207处理器芯片u1的引脚9接电容c20的第一端和第二晶体振荡器x2的第二端。stm32f207处理器芯片u1的引脚13接电容c25的第一端和第一晶体振荡器x1的第一端,stm32f207处理器芯片u1的引脚12接第一晶体振荡器x1的第二端和电容c24的第一端。电容c20的第二端、电容c21第二端、电容c24第二端、电容c25第二端和stm32f207处理器芯片u1的引脚10、引脚20、引脚27、引脚74均接地。
stm32f207处理器芯片u1的引脚37接电阻r20的第一端,电阻r20的第二端接地,stm32f207处理器芯片u1的引脚99接地。stm32f207处理器芯片u1的引脚94接电阻r27的第一端和电连接器j12的引脚2,电阻r27的第二端接地,电连接器j12的引脚1接 3.3v电源。
stm32f207处理器芯片u1的引脚14脚接电阻r16的第一端、电容c19的第一端和sw1-a开关的第一端;sw1-a开关的第二端和电容c19的第二端连接并接地;电阻r16的第二端接 3.3v电源。
stm32f207处理器芯片u1的引脚38、引脚39、引脚40、引脚41、引脚42、引脚43连接至电流切换电路。stm32f207处理器芯片u1的引脚25、引脚32、引脚33、引脚34、引脚47、引脚48、引脚51、引脚52连接至以太网phy电路。stm32f207处理器芯片u1的引脚23、引脚91连接至电流检测比较电路。
如图3所示,本发明实施例中以太网phy电路电包括dp83848vyb控制芯片u17。dp83848vyb控制芯片u17的引脚2、引脚3、引脚4、引脚5、引脚6分别接电阻r216的第一端、电阻r217的第一端、电阻r218的第一端、电阻r219的第一端、电阻r220的第一端,电阻r219的第二端和电阻r220的第二端接地,电阻r216的第二端、电阻r217的第二端、电阻r218的第二端连接至cpu主控电路中stm32f207处理器芯片u1的引脚48、引脚51、引脚52。
dp83848vyb控制芯片u17的引脚41、引脚42、引脚43分别接电阻r222的第一端、电阻r223的第一端、电阻r224的第一端,电阻r222的第二端、电阻r223的第二端、电阻r224的第二端分别连接至cpu主控电路中stm32f207处理器芯片u1的引脚47、引脚33、引脚34。
dp83848vyb控制芯片u17的引脚39接电阻r221的第一端,电阻r221的第二端接电阻r24的第一端和电阻r267的第一端,电阻r24的第二端接 3.3v电源,电阻r267的第二端连接至cpu主控电路中stm32f207处理器芯片u1的引脚32。
dp83848vyb控制芯片u17的引脚42接电阻r117的第一端,dp83848vyb控制芯片u17的引脚40接电阻r225的第一端,电阻r225的第二端接电阻r28的第一端和电阻r266的第一端,电阻r117的第二端和电阻r28的第二端均接 3.3v电源,电阻r226的第二端连接至电阻r267的第二端。
dp83848vyb控制芯片u17的引脚30接电阻215的第一端和cpu主控电路中stm32f207处理器芯片u1的引脚25,电阻215的第二端接 3.3v电源。dp83848vyb控制芯片u17的引脚7接电阻r206的第一端,电阻206的第二端接 3.3v电源。dp83848vyb控制芯片u17的引脚24脚接电阻r207的第一端,电阻r207的第二端接地。
dp83848vyb控制芯片u17的引脚34连接至cpu主控电路中stm32f207arm处理器芯片u1的引脚67。dp83848vyb控制芯片u17的引脚18、引脚37、引脚23均接电容c9、电容c186、电容c187和电容c86组成的并联支路的第一端,电容c9、电容c186、电容c187和电容c86组成的并联支路的第二端接地。
dp83848vyb控制芯片u17的引脚20、引脚21分别接电阻r118的第一端、r119的第一端,电阻r118的第二端和电阻r119的第二端接 3.3v电源。dp83848vyb控制芯片u17的引脚47、引脚36、引脚35、引脚19、引脚15脚接电容c191的第一端并接地,dp83848vyb控制芯片u17的引脚48、引脚32、引脚22接电容c191的第二端,电容c191的第二端接 3.3v电源、电阻r213的第一端和电阻r212的第一端,电容c190和电容c88与电容c191并联,电阻r213的第二端和电阻r212的第二端分别接电连接器j1的引脚9和引脚12。
dp83848vyb控制芯片u17的引脚26、引脚27、引脚28分别接电阻r120的第一端、电阻r121的第一端、电阻r122的第一端,电阻r120的第二端、电阻r121的第二端、电阻r122的第二端接 3.3v电源,dp83848vyb控制芯片u17的引脚26和引脚28分别接电连接器j1的引脚10和引脚11。
dp83848vyb控制芯片u17的引脚13、引脚14、引脚16、引脚17脚分别接电阻r211的第一端、电阻r210的第一端、电阻r209的第一端、电阻r208的第一端,电阻r211的第二端、电阻r210的第二端、电阻r209的第二端和电阻r208的第二端接 3.3v电源。电容c188的第一端接电阻r208的第二端,电容c188的第二端接地,电容c189和电容c188并联。dp83848vyb控制芯片u17的引脚13、引脚14、引脚16、引脚17脚分别接电连接器j1的引脚6、引脚3、引脚2、引脚1,电连接器j1的引脚4和引脚5脚接 3.3v电源。
如图4所示,本发明实施例中电流检测比较电路包括amc1302隔离放大器u7、第一运算放大器u9、第二运算放大器u11、比较器u15-a、电源模块u14、第一电压基准芯片u13、第二电压基准芯片u2。
amc1302隔离放大器u7的inp引脚和inn引脚与电容c5的两端连接,电阻r69、电阻r77和电阻r70组成的串联支路与电容c5并联,amc1302隔离放大器u7的gnd2引脚连接至参考地,电阻r77连接至电流切换电路。amc1302隔离放大器u7的vdd2引脚连接至电容c32的第一端,电容c32的第一端连接至 3.3v电源,电容c32与电容c33并联,电容c32的第二端接地。amc1302隔离放大器u7的gnd2引脚接地。
电源模块u14的vin引脚经电容c1耦接至所述电源模块u14的gnd引脚,电源模块u14的vin引脚连接至 24v电源,电源模块u14的gnd引脚接地。电源模块u14的 vo引脚连接至电解电容c3正极,电源模块u14的ov引脚连接至电解电容c3负极,电解电容c3正极连接至amc1302隔离放大器u7的vdd1引脚,电解电容c3负极连接至amc1302隔离放大器u7的gnd1引脚,电解电容c3与电容c2和电容c4并联。
第一运算放大器u9的同相输入端经电阻r71耦接至amc1302隔离放大器u7的outp引脚,第一运算放大器u9的反相输入端经电阻r72耦接至amc1302隔离放大器u7的outn引脚。第一运算放大器u9的输出端经电阻r75耦接至电容c11的第一端,电容c11的第一端连接至cpu主控电路的stm32f207处理器芯片u1的引脚23,电容c11的第二端接地。第一运算放大器u9的反相输入端经电阻r74耦接至第一运算放大器的输出端,电阻r74与电容c7并联。
第二运算放大器u11的反相输入端与第二运算放大器u11的输出端连接,第二运算放大器的输出端经电阻r73耦接至第一运算放大器u9的同相输入端,电容c6与电阻r73并联。
第一电压基准芯片u13的in引脚连接至 5v电源,第一电压基准芯片u13的in引脚经电容c31耦接至第一电压基准芯片u13的gnd引脚,第一电压基准芯片u13的gnd引脚连接至参考地。第一电压基准芯片u13的out引脚经电阻r76耦接至电容c12的第一端,电容c12的第一端连接至第二运算放大器u11的同相输入端,电容c12的第二端连接至参考地。
比较器u15-a的反相输入端连接至所述电容c11的第一端,比较器u15-a的输出端与电阻r78的第一端连接,电阻r78的第二端连接至第一电源,比较器u15-a的输出端连接至电流切换电路。
第二电压基准芯片u2的in引脚连接至电容c34的第一端和 5v电源,电容c34的第二端连接至参考地。第二电压基准芯片u2的gnd引脚连接至参考地,第二电压基准芯片u2的out引脚连接至电容c35的第一端,电容c35的第一端连接至比较器u15-a的同相输入端,电容c35的第二端连接至参考地。
如图5所示,本发明实施例中电源电路包括lm257655-5.0稳压芯片u4和ams1117-3.3芯片u5。lm25765s-5.0稳压芯片u4的引脚1接电解电容c15正极,lm25765s-5.0稳压芯片u4的引脚5接电解电容c15负极,电解电容c15正极接 24v电源,电解电容c15负极接地。电容c14与电解电容c15并联,二极管d68负极接电解电容c15正极,二极管d68正极接电解电容c15负极。二极管d49正极接电解电容c15负极,二极管d49负极接电连接器j9的引脚2,电连接器j9的引脚1接二极管d65正极,二极管d65负极接熔断器f33的第一端,熔断器f33的第二端接电解电容c15正极。
lm25765s-5.0稳压芯片u4的引脚2接二极管d66负极和电感l2的第一端,电感l2的第二端接电解电容c16正极和lm25765s-5.0稳压芯片u4的引脚4,电解电容c16正极接ams1117-3.3芯片u5的引脚3和 5v电源,lm25765s-5.0稳压芯片u4的引脚6、二极管d66正极、电解电容c16负极均接地,电容c13和电解电容c16并联。
ams1117-3.3芯片u5的引脚2、引脚4接电解电容c18正极和 3.3v电源,电解电容c18负极接地电容c17和电解电容c18并联,ams1117-3.3芯片u5的引脚1接地。
如图6所示,本发明实施例中电流切换电路包括八路达林顿管芯片u6,八路达林顿管芯片u6的引脚1、引脚2、引脚3、引脚4、引脚5、引脚6分别连接至cpu主控电路中的stm32f207处理器芯片u1的引脚38、引脚39、引脚40、引脚41、引脚42、引脚43。八路达林顿管芯片u6的引脚1、引脚2、引脚3、引脚4、引脚5、引脚6分别连接至电阻r1的第一端、电阻r2的第一端、电阻r3的第一端、电阻r4的第一端、电阻r5的第一端、电阻r6的第一端;电阻r1的第二端、电阻r2的第二端、电阻r3的第二端、电阻r4的第二端、电阻r5的第二端、电阻r6的第二端均接地。
八路达林顿管芯片u6的引脚8接电阻ra7的第一端、二极管da7正极、二极管da9正极,电阻ra7的第二端接 3.3v电源,二极管da7负极接电流检测比较电路中比较器u15-a的输出端。八路达林顿管芯片u6的引脚11与八路达林顿管芯片u6的引脚18、引脚17、引脚16、引脚15、、引脚14、引脚13连接。八路达林顿管芯片u6的引脚10和八路达林顿管芯片u6的引脚11之间连接有多个并联的继电器支路,八路达林顿管芯片u6的引脚10接 24v电源。
第一继电器支路包括继电器ka1、二极管da1、发光二极管dal1、电阻ra1、熔断器f4。继电器ka1的引脚4和继电器ka1的引脚9连接至电流检测比较电路中电阻r77第一端,继电器ka1的引脚5和继电器ka1的引脚8连接至熔断器f4的第一端,熔断器f4的第二端连接至电连接器j2的引脚4。发光二极管dal1正极接电阻ra1的第一端,发光二极管dal1负极接二极管da1正极,电阻ra1的第二端接二极管da1负极,二极管da1正极接继电器ka1的引脚12和八路达林顿管芯片的引脚11,二极管da1负极接继电器ka1的引脚1、八路达林顿管芯片的引脚10。
第二继电器支路包括继电器ka2、二极管da2、发光二极管dal2、电阻ra2、熔断器f3。继电器ka2的引脚4和继电器ka2的引脚9连接至电流检测比较电路中电阻r77第一端,继电器ka2的引脚5和继电器ka2的引脚8连接至熔断器f3的第一端,熔断器f3的第二端连接至电连接器j2的引脚3。发光二极管dal2正极接电阻ra2的第一端,发光二极管dal2负极接二极管da2正极,电阻ra2的第二端接二极管da2负极,二极管da2正极接继电器ka2的引脚12和八路达林顿管芯片的引脚11,二极管da2负极接继电器的引脚2、八路达林顿管芯片的引脚10。
第三继电器支路包括继电器ka3、二极管da3、发光二极管dal3、电阻ra3、熔断器f2。继电器ka3的引脚4和继电器ka3的引脚9连接至电流检测比较电路中电阻r77第一端,继电器ka3的引脚5和继电器ka3的引脚8连接至熔断器f2的第一端,熔断器f2的第二端连接至电连接器j2的引脚2。发光二极管dal3正极接电阻ra3的第一端,发光二极管dal3负极接二极管da3正极,电阻ra3的第二端接二极管da3负极,二极管da3正极接继电器ka3的引脚12和八路达林顿管芯片的引脚11,二极管da3负极接继电器ka3的引脚1、八路达林顿管芯片的引脚10。
第四继电器支路包括继电器ka4、二极管da4、发光二极管dal4、电阻ra4、熔断器f1。继电器ka4的引脚4和继电器ka4的引脚9连接至电流检测比较电路中电阻r77第一端,继电器ka4的引脚5和继电器ka4的引脚8连接至熔断器f1的第一端,熔断器f1的第二端连接至电连接器j2的引脚1。发光二极管dal4正极接电阻ra4的第一端,发光二极管dal4负极接二极管da4正极,电阻ra4的第二端接二极管da4负极,二极管da4正极接继电器ka4的引脚12和八路达林顿管芯片的引脚11,二极管da4负极接继电器ka4的引脚1、八路达林顿管芯片的引脚10。
第五继电器支路包括继电器ka5、二极管da5、发光二极管dal5、电阻ra5、熔断器f5。继电器ka5的引脚4和继电器ka5的引脚9连接至电流检测比较电路中电阻r77第一端,继电器ka5的引脚5和继电器ka5的引脚8连接至熔断器f5的第一端,熔断器f5的第二端连接至电连接器j2的引脚5。发光二极管dal5正极接电阻ra5的第一端,发光二极管dal5负极接二极管da5正极,电阻ra5的第二端接二极管da5负极,二极管da5正极接继电器ka5的引脚12和八路达林顿管芯片的引脚11,二极管da5负极接继电器ka5的引脚1、八路达林顿管芯片的引脚10。
第六继电器支路包括继电器ka6、二极管da6、发光二极管dal6、电阻ra6、熔断器f6。继电器ka6的引脚4和继电器ka6的引脚9连接至电流检测比较电路中电阻r77第一端,继电器ka6的引脚5和继电器ka6的引脚8连接至熔断器f6的第一端,熔断器f6的第二端连接至电连接器j2的引脚6。发光二极管dal6正极接电阻ra6的第一端,发光二极管dal6负极接二极管da6正极,电阻ra6的第二端接二极管da6负极,二极管da6正极接继电器ka6的引脚12和八路达林顿管芯片的引脚11,二极管da6负极接继电器ka6的引脚1、八路达林顿管芯片的引脚10。
第七继电器支路包括继电器ka8、二极管da8、发光二极管dal8、电阻ra8。继电器ka8的引脚4和继电器ka8的引脚9连接至电流检测比较电路中电阻r77的第二端,继电器ka8的引脚5和继电器ka8的引脚8连接至电连接器j2的引脚8。发光二极管dal8正极接电阻ra8的第一端,发光二极管dal8负极接二极管da8正极,电阻ra8的第二端接二极管da8负极,二极管da8正极接继电器ka6的引脚12和八路达林顿管芯片的引脚11,二极管da6负极接继电器ka6的引脚1和八路达林顿管芯片的引脚10。
外围标准测试仪器在测量回路电阻时,会输出激励电压信号,该信号首先通过电流检测比较电路,后经电流切换电路输出给被测传感器进行阻值测量。在测量过程中,电流检测比较电路将实时采集测试回路的电流值,并将电流值实时传递给cpu主控电路,cpu主控电路根据用户提前设定的判断门限对回路通断进行控制,如果电流值达到设定的门限值,将断开测试回路,并给出报警信号。
电流检测比较电路采用ti公司的具有±50mv输入电压的amc1302隔离放大器,此芯片具有高隔离度、低偏移误差和温漂、固定增益等特点,非常适合测量微弱电流信号,并且不会影响测量信号。经由amc1302隔离放大器调整后的电流信号同时给比较器和cpu主控电路的ad采集模块采集。比较器可以给电流信号设置一个硬件停止值,该值不可设置,为生产后无法更改的,以防止cpu主控电路采集错误后无法断开控制电路的情况。cpu主控电路的ad采集模块可以通过上位机软件灵活设置断开控制电路的电流值,如果采集到的电流值高于设置的电流值,则断开测试回路并上传信息至上位机,通知上位机通道号和电流值,则可以判断通道有问题。
cpu主控电路采用stm32f207芯片u1,具有以太网口和非常多的io资源,可很方便的扩展功能。arm32-bitcortex-m4处理器芯片的频率高达168mhz,具有1mbyteflash、192kbytesram和可扩展外部flash、sram等存储接口,3个12位2.4msps的adc接口,3个i2c接口,4个usart接口,3个spi接口,2个can接口,还支持usb2.0和10/100ethernetmac等。cpu主控电路运行在168mhz下并实时采集电流值,所以能够快速发现电流值异常,大约在100ns以内,因此能非常好的保护测试产品。
以上所述仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专利的技术人员在不脱离本发明技术方案范围内,当可利用上述提示的技术内容作出些许更动或修饰为等同变化的等效实施例,上述实施例中的实施方案也可以进一步组合或者替换,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明方案的范围内。
1.一种列车转向架实时传感器智能检测电气控制系统,包括cpu主控电路、电流检测比较电路和电流切换电路,其特征在于,所述电流检测比较电路包括:
隔离放大器u7,所述隔离放大器u7的inp引脚和inn引脚与电容c5的两端连接,电阻r69、电阻r77和电阻r70组成的串联支路与所述电容c5并联,所述隔离放大器u7的gnd2引脚连接至参考地,所述电阻r77连接至所述电流切换电路;
第一运算放大器u9,所述第一运算放大器u9的同相输入端经电阻r71耦接至所述隔离放大器u7的outp引脚,所述第一运算放大器u9的反相输入端经电阻r72耦接至所述隔离放大器u7的outn引脚,所述第一运算放大器u9的输出端经电阻r75耦接至电容c11的第一端,所述电容c11的第二端连接至参考地;
第二运算放大器u11,所述第二运算放大器u11的反相输入端与输出端连接,所述第二运算放大器的输出端经电阻r73耦接至所述第一运算放大器u9的同相输入端,所述电容c6与电阻r73并联;
比较器u15-a,所述比较器u15-a的反相输入端连接至所述电容c11的第一端,所述电容c11的第一端连接至所述cpu主控电路的ad采集端口,所述比较器u15-a的输出端与电阻r78的第一端连接,所述电阻r78连接至所述cpu主控电路,所述电阻r78的第二端连接至第一电源。
2.根据权利要求1所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述电流检测比较电路还包括电源模块u14,所述电源模块u14的vin引脚经电容c1耦接至所述电源模块u14的gnd引脚,所述电源模块u14的vin引脚连接至第二电源,所述电源模块u14的gnd引脚连接至参考地,所述电源模块u14的 vo引脚连接至电解电容c3正极,所述电源模块u14的0v引脚连接至所述电解电容c3负极,所述电解电容c3正极连接至所述隔离放大器u7的vdd1引脚,所述电解电容c3负极连接至所述隔离放大器u7的gnd1引脚,所述电解电容c3与电容c2和电容c4并联。
3.根据权利要求2所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述电流检测比较电路还包括第一电压基准芯片u13,所述第一电压基准芯片u13的in引脚连接至第三电源,所述第一电压基准芯片u13的in引脚经电容c31耦接至所述第一电压基准芯片u13的gnd引脚,所述第一电压基准芯片u13的out引脚经电阻r76耦接至电容c12的第一端,电容c12的第一端连接至所述第二运算放大器u11的同相输入端,电容c12的第二端连接至参考地,所述第一电压基准芯片u13的gnd引脚连接至参考地。
4.根据权利要求3所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述电流检测比较电路还包括第二电压基准芯片u2,所述第二电压基准芯片u2的in引脚连接至电容c34的第一端,所述电容c34的第一端连接至第五电源,所述电容c34的第二端连接至参考地,所述第二电压基准芯片u2的gnd引脚连接至参考地,所述第二电压基准芯片u2的out引脚连接至电容c35的第一端,所述电容c35的第一端连接至所述比较器u15-a的同相输入端,所述电容c35的第二端连接至参考地。
5.根据权利要求1-4任一所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述第一运算放大器u9的反相输入端经电阻r74耦接至所述第一运算放大器的输出端,所述电阻r74与电容c7并联。
6.根据权利要求5所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述隔离放大器u7的vdd2引脚连接至电容c32的第一端,所述电容c32与电容c33并联,所述电容c32的第一端连接至第四电源,所述电容c32的第二端连接至参考地。
7.根据权利要求1、2、3、4或6所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述cpu主控电路包括处理器芯片u1、第一晶体振荡器x1、第二晶体振荡器x2,所述处理器芯片u1的引脚23连接至所述电流检测比较电路中的比较器u15-a的反相输入端,所述第一晶体振荡器x1的两端与所述处理器芯片u1的引脚12和所述处理器芯片u1的引脚13连接,所述第二晶体振荡器x2的两端与所述处理器芯片u1的引脚8和所述处理器芯片u1的引脚9连接,电容c24和电容c25组成的串联支路与所述晶体振荡器x1并联,电容c20和电容c21组成的串联支路与所述晶体振荡器x2并联,所述电容c25和所述电容c20连接,所述电容c21连接至参考地,所述处理器芯片u1的引脚23连接至所述电流检测比较电路中电容c11的第一端,所述处理器芯片u1的引脚91连接至所述电流检测比较电路中比较器u15-a的输出端。
8.根据权利要求7所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述cpu主控电路包括跳线开关sw3,所述跳线开关的第一端连接至第六电源,所述跳线开关的第二端与所述处理器芯片u1连接,所述跳线开关的第二端经电阻耦接至参考地。
9.根据权利要求8所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述电流切换电路包括八路达林顿管芯片u6,所述八路达林顿管芯片u6的引脚1连接至所述cpu主控电路中处理器芯片u1的引脚38,所述八路达林顿管芯片u6的引脚2连接至所述cpu主控电路中处理器芯片u1的引脚39,所述八路达林顿管芯片u6的引脚3连接至所述cpu主控电路中处理器芯片u1的引脚40,所述八路达林顿管芯片u6的引脚4连接至所述cpu主控电路中处理器芯片u1的引脚41,所述八路达林顿管芯片u6的引脚5连接至所述cpu主控电路中处理器芯片u1的引脚42,所述八路达林顿管芯片u6的引脚6连接至所述cpu主控电路中处理器芯片u1的引脚43,所述八路达林顿管芯片u6的引脚8经电阻ra7耦接至第七电源;
所述八路达林顿管芯片u6的引脚10和所述八路达林顿管芯片u6的引脚11之间连接有多个并联的继电器支路,所述继电器支路包括继电器ka1、二极管da1、发光二极管dal1、电阻ra1、熔断器f4,所述继电器ka1的引脚4连接至所述继电器ka1的引脚9,所述继电器ka1的引脚9连接至所述电流检测比较电路中电阻r77第一端,所述继电器ka1的引脚5和所述继电器ka1的引脚8连接至所述熔断器f4的第一端,所述熔断器f4的第二端连接至电连接器,所述发光二极管dal1与所述电阻ra1组成的串联回路与所述二极管da1并联接入所述继电器ka1的引脚1和所述继电器ka1的引脚12,所述继电器ka1的引脚1连接至第八电源。
10.根据权利要求9所述的一种列车转向架实时传感器智能检测电气控制系统,其特征在于,所述电流切换电路还包括继电器ka8、二极管da8、发光二极管dal8、电阻ra8,所述继电器ka8的引脚4连接至所述继电器ka8的引脚9,所述继电器ka8的引脚9连接至所述电流检测比较电路中电阻r77的第二端,所述继电器ka8的引脚5和所述继电器ka8的引脚8连接至所述电连接器,所述发光二极管dal8与所述电阻ra8组成的串联回路与所述二极管da8并联接入所述继电器ka8的引脚1和所述继电器ka8的引脚12,所述继电器ka8的引脚1连接至所述八路达林顿管芯片u6的引脚10,所述继电器ka8的引脚12连接至所述八路达林顿管芯片u6的引脚11。
技术总结